電子工程師高級(jí)研修課程(IC設(shè)計(jì)類)
| 開課地點(diǎn): |
深圳 |
| 授課時(shí)間: |
6天 |
| 授課顧問(wèn): |
|
| 開課時(shí)間: |
2006-3-24 |
| 市場(chǎng)報(bào)價(jià): |
0
|
| 購(gòu)買價(jià)格: |
0 |
| 審核時(shí)間: |
我要報(bào)名2006-01-22 14:25:26 |
注:參加該培訓(xùn)課程,可聯(lián)系在線客服。
了解課程
學(xué)習(xí)對(duì)象
電子類相關(guān)專業(yè)大學(xué)本科生、研究生.理工科大學(xué)本科以上、有志于IC設(shè)計(jì)工作的應(yīng)屆畢業(yè)生.
課程目標(biāo)
IC設(shè)計(jì)工程師是當(dāng)今最受人尊敬的金領(lǐng)職業(yè)之一,不但收入相當(dāng)豐厚,而且工作極富挑戰(zhàn)性和成就感。在全國(guó)就業(yè)形式比較嚴(yán)峻的今天,IC設(shè)計(jì)工程師就業(yè)卻是另一片天地,在北京、上海、深圳等地,IC設(shè)計(jì)人才都做為緊缺人才被列進(jìn)重點(diǎn)引進(jìn)人才目錄,具有經(jīng)驗(yàn)的設(shè)計(jì)人員更成為各IC公司高薪爭(zhēng)搶的對(duì)象,IC設(shè)計(jì)人才嚴(yán)重供不應(yīng)求。廣大在校學(xué)生和初入IC設(shè)計(jì)行業(yè)的工程師也因?yàn)槿狈?xiàng)目經(jīng)驗(yàn)和實(shí)踐環(huán)境,很難在這一領(lǐng)域獲得進(jìn)一步提升和發(fā)展,而IC設(shè)計(jì)公司也苦于找不到具有工作能力的設(shè)計(jì)人才。統(tǒng)計(jì)數(shù)據(jù)表明,中國(guó)大陸IC設(shè)計(jì)業(yè)從業(yè)人員實(shí)際不足5
人,其中真正完全成熟的工程師不過(guò)1
人,大多企業(yè)設(shè)計(jì)人員多為相關(guān)專業(yè)轉(zhuǎn)行而來(lái);每年從各大學(xué)IC設(shè)計(jì)和微電子專業(yè)畢業(yè)的研究生只有3
多人,本科生也不過(guò)1
人,對(duì)比上海半導(dǎo)體和IC研討會(huì)發(fā)布的2
8年大陸IC產(chǎn)業(yè)對(duì)IC設(shè)計(jì)工程師需求量25
人,這不過(guò)是杯水車薪,即使所有畢業(yè)生都從事IC設(shè)計(jì),也只能填補(bǔ)五分之一的缺口,而這些工程師中絕大部分也需要進(jìn)一步加強(qiáng)培訓(xùn),這說(shuō)明按正規(guī)的學(xué)校學(xué)位教育渠道無(wú)法滿足市場(chǎng)的需求,企業(yè)高薪聘用有設(shè)計(jì)經(jīng)驗(yàn)的工程師的廣告比比皆是卻少有應(yīng)征者的現(xiàn)象正是上述原因造成的。由上面的分析,深圳地區(qū)在五年內(nèi)至少需要培養(yǎng)1
-2
名IC設(shè)計(jì)工程師。
基于以上情況,我們推出數(shù)字集成電路設(shè)計(jì)系列高級(jí)研修班課程,以期望通過(guò)職業(yè)培訓(xùn)在最短的時(shí)間里讓學(xué)員學(xué)習(xí)數(shù)字IC設(shè)計(jì)流程、設(shè)計(jì)方法、常用EDA工具等等,使大量其他相關(guān)行業(yè)的有志于加入IC設(shè)計(jì)行業(yè)的工程人員和沒(méi)經(jīng)驗(yàn)的大學(xué)生具有初步適應(yīng)IC設(shè)計(jì)企業(yè)實(shí)際需要的知識(shí)和技能,引導(dǎo)他們真正進(jìn)入高端電子工程師行業(yè)。
課程內(nèi)容
【培訓(xùn)內(nèi)容簡(jiǎn)介】
一. 研修課程
1(課程代碼:IC-
1):
--- CMOS VLSI與系統(tǒng)設(shè)計(jì)培訓(xùn)班
(一.) 內(nèi)容簡(jiǎn)介
a) VLSI概論
b) MOSFET邏輯設(shè)計(jì)
c) CMOS VLSI的物理結(jié)構(gòu)
d) CMOS VLSI的制造
e) CMOS VLSI的物理設(shè)計(jì)的基本要素
f) MOSFET的電氣特性
g) CMOS邏輯門電子學(xué)分析
h) 高速CMOS邏輯電路設(shè)計(jì)
i) CMOS邏輯電路的高級(jí)技術(shù)
j) Verilog語(yǔ)言的設(shè)計(jì)應(yīng)用
k) 常用的VLSI系統(tǒng)部件
l) CMOS VLSI運(yùn)算電路
m) MEM與可編程邏輯
n) VLSI系統(tǒng)級(jí)物理設(shè)計(jì)
o) VLSI時(shí)鐘與系統(tǒng)設(shè)計(jì)
p) VLSI電路的可靠性與測(cè)試
(二.) 培訓(xùn)時(shí)間與培訓(xùn)地點(diǎn)
培訓(xùn)時(shí)間: 2
6年第一期:(周末班);為期2個(gè)月;在職研修,每月集中3天面授(每次21課時(shí));總學(xué)時(shí):42課時(shí);2
6年 3月開課。
培訓(xùn)地點(diǎn):深 圳 蘇 州
(三.) 費(fèi)用
學(xué)生學(xué)費(fèi):學(xué)生憑有效證件395
/人;資料費(fèi)用:¥2
/人;證書費(fèi)用:¥1
/人;總費(fèi)用:425
/人
個(gè)人學(xué)費(fèi):45
/人;資料費(fèi)用:¥2
/人;證書費(fèi)用:¥1
/人;總費(fèi)用:48
/人
學(xué)費(fèi):48
/人;資料費(fèi)用:¥2
/人;證書費(fèi)用:¥1
/人;總費(fèi)用:51
/人
研修課程
2(課程代碼:IC-
2):
---專用集成電路(ASIC)設(shè)計(jì)培訓(xùn)班
(一.) 內(nèi)容簡(jiǎn)介
1) ASIC設(shè)計(jì)導(dǎo)論及流程
2) Verilog HDL/VHDL硬件描述語(yǔ)言
3) 數(shù)字邏輯電路設(shè)計(jì)
4) 數(shù)字系統(tǒng)設(shè)計(jì)
5) 電路設(shè)計(jì)軟件及使用方法
6) 版圖設(shè)計(jì)軟件及其使用方法
7) 項(xiàng)目設(shè)計(jì)實(shí)踐
(二.) 培訓(xùn)時(shí)間與培訓(xùn)地點(diǎn)
培訓(xùn)時(shí)間: 第二期:(周末班);為期 3個(gè)月;在職研修,每月集中3天面授(每次21課時(shí))
;總學(xué)時(shí):63課時(shí);2
6年 4月開課。
培訓(xùn)地點(diǎn):深 圳 蘇 州
(三.) 費(fèi)用
學(xué)生學(xué)費(fèi):學(xué)生憑有效證件63
/人;資料費(fèi)用:¥2
/人;證書費(fèi)用:¥1
/人;總費(fèi)用:66
/人
個(gè)人學(xué)費(fèi):68
/人;資料費(fèi)用:¥2
/人;證書費(fèi)用:¥1
/人;總費(fèi)用:71
/人
學(xué)費(fèi):72
/人;資料費(fèi)用:¥2
/人;證書費(fèi)用:¥1
/人;總費(fèi)用:75
/人
師資力量
備注信息